FPGAソリューション・EDA・電子部品・技術商社

Terasic TR4-230 FPGA Development Kit

Share
Terasic TR4 Development Kit
TR4開発ボードは、高性能、シリアルコネクティビティ、高度なメモリ・インタフェースを必要とするシステム設計のための理想的なハードウェアプラットフォームを提供します。
多くのエンド市場において、より進化する要求、たとえば大きな帯域幅、改良されたジッタ性能、および低消費電力化等の要件に対処するため特別に開発されたTR4は、StratixRIV GXデバイスを搭載し、業界標準のペリフェラル、コネクタ、およびインターフェイスを備え、広範囲な計算集約型アプリケーションに適した豊富な機能セットを提供します。
TR4は複数のリファレンス・デザイン、および6レーンのHigh-Speed Mezzanine Card (HSMC)コネクタを備え、HSMCドータカードによりスケーリングとカスタマイズを可能にします。
大規模ASICプロトタイプ開発のために、複数のTR4をスタックし、容易にカスタマイザブルなマルチFPGAシステムを構築できます。

仕様

FPGAデバイス

    TR4-230
  • Stratix IV GX EP4SGX230搭載(PLLs)
  • 228,000 logic elements (LEs)
  • 17,133K total memory Kbits
  • 1,288 18x18-bit multipliers blocks
  • 2 PCI Express hard IP blocks
  • 744 user I/Os/O
  • 8 phase locked loops (PLLs)

FPGAコンフィグレーション

  • MAX II CPLD EPM2210システムコントローラおよびFPP(Fast Passive Parallel) コンフィギュレーション
  • Quartus II Programmerに接続するためのOn-board USB Blaster
  • MAX II CPLDを介しプログラマブルPLLタイミング・コンフィギュレーション
  • JTAGモードサポート

メモリデバイス

  • 64MB Flash(16-bitデータバス)
  • 最大メモリクロックレート533MHz
  • 理論上最大バンド幅68Gbps

DDR3 SO-DIMMソケット

  • 最大容量4GB
  • 2MB SSRAM (512K x 32)

ボタン、スイッチおよび表示器

  • 4 user-controllable LED
  • 4 user-defined
  • 4 slide switches for user-defined inputs

オンボードクロック

  • 50MHz発振器

SMAコネクタ

  • 差動クロック入力用SMAコネクタ
  • 差動クロック出力用SMAコネクタ
  • クロック出力用SMAコネクタ
  • 外部クロック入力用SMAコネクタ

PCI Express x4コネクタ(2口)

  • 対応接続速度:Gen1@2.5Gbps/lane~Gen2 at 5.0Gbps/lane
  • 最大8.5 Gbpsの高速トランシーバチャネル
  • ダウンストリームモード

172ピンHSMCコネクタ(6レーン)

  • コンフィギャラブルなI/Oスタンダード- 1.5V, 1.8V, 2.5V, 3.0V
  • 最大6.5Gbps動作可能な計16の高速トランシーバ
  • 最大1.6Gbps動作可能な52のtrue LVDSチャネル
  • 最大1.1Gbps動作可能な16のemulated LVDSチャネル

40ピン拡張ヘッダ(2本)

  • 72 FPGA I/Oピン;4本の電源/GNDライン
  • コンフィギャラブルなI/Oスタンダード- 1.5V, 1.8V, 2.5V, 3.0V
  • HSMCポートとピンを共有

電源

  • 独立したDC 19V入力

ブロックダイヤグラム

Terasic TR4 Block Diagram

レイアウト(サイズ:182.88x210.82 mm)

Terasic TR4 Block Diagram Terasic TR4 Block Diagram

TR4 Control Tools

TR4 Control Panelを利用してホストコンピュータとTR4を接続し、ボード上の 各種コンポーネントを動作させます。
Terasic TR4 Block Diagram
TR4 Control Panel

TR4 System BuilderがTR4ボードと同時に利用可能になりました。このツールでTR4ボード向けにそれぞれのデザインのQuartusⅡプロジェクトファイルを生成します。TR4ボード用のTop-level design file、ピン配置、I/Oスタンダード設定がTR4 System Builderによって自動的に生成されます。さらにHSMCコネクタを使用してTR4 System Builderを使いながらTR4と様々なドータボードとを接続することができます。

Terasic TR4 System Builder

TR4 System Builder

生成されたQuartusⅡプロジェクトファイルには以下が含まれます。
1.Quartus II Project File (.qpf)
2.Quartus II Setting File (.qsf)
3.Top-Level Design File (.v)
4.External PLL Contorller (.v)
5.Synopsys Design Constraints file (.sdc)
6.Pin Assignment Document (.htm)

TR4リファレンスデザイン
1.Breathing LEDs
2.External Clock Generator
3.High Speed Mezzanine Card Connector Test
4.DDR3 Nios II Read/Write Loopback Test
5.DDR3 HDL Read/Write Test
6.PCI Express Fundamental Communication
7.PCI Express Image Processing Application

梱包物

Terasic TR4 Block Diagram

Terasic TR4-230 FPGA Development Kit
商品番号:  P0107 TR4-230
販売価格 (税別) :
¥387,000
在庫状態 : 入荷待ち / 最低購入数量: 1